mirror of
https://github.com/espressif/esp-idf.git
synced 2025-08-03 20:54:32 +02:00
ci: sync master flash_psram test and add access psram with DFS unity test
This commit is contained in:
@@ -16,7 +16,7 @@ def test_loop(env, config_names): # type: (Any, Any) -> None
|
|||||||
Utility.console_log("Checking config \"{}\"... ".format(name), end='')
|
Utility.console_log("Checking config \"{}\"... ".format(name), end='')
|
||||||
dut = env.get_dut('flash_psram', 'tools/test_apps/system/flash_psram', app_config_name=name)
|
dut = env.get_dut('flash_psram', 'tools/test_apps/system/flash_psram', app_config_name=name)
|
||||||
dut.start_app()
|
dut.start_app()
|
||||||
dut.expect('flash psram test success')
|
dut.expect('flash psram test success', timeout=30)
|
||||||
env.close_dut(dut.name)
|
env.close_dut(dut.name)
|
||||||
Utility.console_log('done')
|
Utility.console_log('done')
|
||||||
|
|
||||||
|
@@ -1,5 +1,5 @@
|
|||||||
/*
|
/*
|
||||||
* SPDX-FileCopyrightText: 2021 Espressif Systems (Shanghai) CO LTD
|
* SPDX-FileCopyrightText: 2021-2022 Espressif Systems (Shanghai) CO LTD
|
||||||
*
|
*
|
||||||
* SPDX-License-Identifier: Apache-2.0
|
* SPDX-License-Identifier: Apache-2.0
|
||||||
*/
|
*/
|
||||||
@@ -9,9 +9,12 @@
|
|||||||
#include "sdkconfig.h"
|
#include "sdkconfig.h"
|
||||||
#include "freertos/FreeRTOS.h"
|
#include "freertos/FreeRTOS.h"
|
||||||
#include "freertos/task.h"
|
#include "freertos/task.h"
|
||||||
|
#include "freertos/semphr.h"
|
||||||
#include "esp_system.h"
|
#include "esp_system.h"
|
||||||
#include "esp_check.h"
|
#include "esp_check.h"
|
||||||
#include "esp_attr.h"
|
#include "esp_attr.h"
|
||||||
|
#include "esp_pm.h"
|
||||||
|
#include "esp_private/esp_clk.h"
|
||||||
#if CONFIG_IDF_TARGET_ESP32S3
|
#if CONFIG_IDF_TARGET_ESP32S3
|
||||||
#include "esp32s3/rom/spi_flash.h"
|
#include "esp32s3/rom/spi_flash.h"
|
||||||
#include "esp32s3/rom/opi_flash.h"
|
#include "esp32s3/rom/opi_flash.h"
|
||||||
@@ -29,7 +32,26 @@
|
|||||||
#define LENGTH_PER_TIME 1024
|
#define LENGTH_PER_TIME 1024
|
||||||
#endif
|
#endif
|
||||||
|
|
||||||
static esp_err_t spi0_psram_test(void)
|
#define MHZ (1000000)
|
||||||
|
#ifndef MIN
|
||||||
|
#define MIN(x, y) (((x) < (y)) ? (x) : (y))
|
||||||
|
#endif
|
||||||
|
|
||||||
|
#if CONFIG_IDF_TARGET_ESP32
|
||||||
|
typedef esp_pm_config_esp32_t esp_pm_config_t;
|
||||||
|
#define DEFAULT_CPU_FREQ_MHZ CONFIG_ESP32_DEFAULT_CPU_FREQ_MHZ
|
||||||
|
#elif CONFIG_IDF_TARGET_ESP32S2
|
||||||
|
typedef esp_pm_config_esp32s2_t esp_pm_config_t;
|
||||||
|
#define DEFAULT_CPU_FREQ_MHZ CONFIG_ESP32S2_DEFAULT_CPU_FREQ_MHZ
|
||||||
|
#elif CONFIG_IDF_TARGET_ESP32S3
|
||||||
|
typedef esp_pm_config_esp32s3_t esp_pm_config_t;
|
||||||
|
#define DEFAULT_CPU_FREQ_MHZ CONFIG_ESP32S3_DEFAULT_CPU_FREQ_MHZ
|
||||||
|
#endif
|
||||||
|
|
||||||
|
static SemaphoreHandle_t DoneSemphr;
|
||||||
|
static SemaphoreHandle_t StopSemphr;
|
||||||
|
|
||||||
|
static void psram_read_write_task(void* arg)
|
||||||
{
|
{
|
||||||
printf("----------SPI0 PSRAM Test----------\n");
|
printf("----------SPI0 PSRAM Test----------\n");
|
||||||
|
|
||||||
@@ -39,30 +61,145 @@ static esp_err_t spi0_psram_test(void)
|
|||||||
abort();
|
abort();
|
||||||
}
|
}
|
||||||
|
|
||||||
uint32_t *psram_rd_buf = (uint32_t *)heap_caps_malloc(SPI0_PSRAM_TEST_LEN, MALLOC_CAP_32BIT | MALLOC_CAP_SPIRAM);
|
uint8_t *psram_rd_buf = (uint8_t *)heap_caps_malloc(SPI0_PSRAM_TEST_LEN, MALLOC_CAP_32BIT | MALLOC_CAP_SPIRAM);
|
||||||
if (!psram_rd_buf) {
|
if (!psram_rd_buf) {
|
||||||
printf("no memory\n");
|
printf("no memory\n");
|
||||||
abort();
|
abort();
|
||||||
}
|
}
|
||||||
|
|
||||||
srand(399);
|
srand(399);
|
||||||
for (int i = 0; i < SPI0_PSRAM_TEST_LEN / LENGTH_PER_TIME; i++) {
|
for (uint32_t loop = 0; loop < (uint32_t)(arg); loop++) {
|
||||||
for (int j = 0; j < sizeof(psram_wr_buf); j++) {
|
for (int i = 0; i < SPI0_PSRAM_TEST_LEN / LENGTH_PER_TIME; i++) {
|
||||||
psram_wr_buf[j] = rand();
|
for (int j = 0; j < sizeof(psram_wr_buf); j++) {
|
||||||
}
|
psram_wr_buf[j] = rand();
|
||||||
memcpy(psram_rd_buf + i * LENGTH_PER_TIME, psram_wr_buf, LENGTH_PER_TIME);
|
}
|
||||||
|
memcpy(psram_rd_buf + i * LENGTH_PER_TIME, psram_wr_buf, LENGTH_PER_TIME);
|
||||||
|
|
||||||
if (memcmp(psram_rd_buf + i * LENGTH_PER_TIME, psram_wr_buf, LENGTH_PER_TIME) != 0) {
|
if (memcmp(psram_rd_buf + i * LENGTH_PER_TIME, psram_wr_buf, LENGTH_PER_TIME) != 0) {
|
||||||
printf("Fail\n");
|
free(psram_rd_buf);
|
||||||
free(psram_rd_buf);
|
free(psram_wr_buf);
|
||||||
free(psram_wr_buf);
|
abort();
|
||||||
|
}
|
||||||
|
}
|
||||||
|
xSemaphoreGive(DoneSemphr);
|
||||||
|
vTaskDelay(10);
|
||||||
|
}
|
||||||
|
free(psram_rd_buf);
|
||||||
|
free(psram_wr_buf);
|
||||||
|
vTaskDelete(NULL);
|
||||||
|
}
|
||||||
|
|
||||||
|
static void pm_light_sleep_enable(void)
|
||||||
|
{
|
||||||
|
int cur_freq_mhz = esp_clk_cpu_freq() / MHZ;
|
||||||
|
int xtal_freq = esp_clk_xtal_freq() / MHZ;
|
||||||
|
|
||||||
|
esp_pm_config_t pm_config = {
|
||||||
|
.max_freq_mhz = cur_freq_mhz,
|
||||||
|
.min_freq_mhz = xtal_freq,
|
||||||
|
.light_sleep_enable = true
|
||||||
|
};
|
||||||
|
ESP_ERROR_CHECK( esp_pm_configure(&pm_config) );
|
||||||
|
}
|
||||||
|
|
||||||
|
static void pm_light_sleep_disable(void)
|
||||||
|
{
|
||||||
|
int cur_freq_mhz = esp_clk_cpu_freq() / MHZ;
|
||||||
|
|
||||||
|
esp_pm_config_t pm_config = {
|
||||||
|
.max_freq_mhz = cur_freq_mhz,
|
||||||
|
.min_freq_mhz = cur_freq_mhz,
|
||||||
|
};
|
||||||
|
ESP_ERROR_CHECK( esp_pm_configure(&pm_config) );
|
||||||
|
}
|
||||||
|
|
||||||
|
static void pm_switch_freq(int max_cpu_freq_mhz)
|
||||||
|
{
|
||||||
|
int xtal_freq_mhz = esp_clk_xtal_freq() / MHZ;
|
||||||
|
|
||||||
|
esp_pm_config_t pm_config = {
|
||||||
|
.max_freq_mhz = max_cpu_freq_mhz,
|
||||||
|
.min_freq_mhz = MIN(max_cpu_freq_mhz, xtal_freq_mhz),
|
||||||
|
};
|
||||||
|
ESP_ERROR_CHECK( esp_pm_configure(&pm_config) );
|
||||||
|
printf("Waiting for frequency to be set to %d MHz...\n", max_cpu_freq_mhz);
|
||||||
|
while (esp_clk_cpu_freq() / MHZ != max_cpu_freq_mhz)
|
||||||
|
{
|
||||||
|
vTaskDelay(pdMS_TO_TICKS(200));
|
||||||
|
printf("Frequency is %d MHz\n", esp_clk_cpu_freq() / MHZ);
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
|
static void goto_idle_and_check_stop(uint32_t period)
|
||||||
|
{
|
||||||
|
if (xSemaphoreTake(StopSemphr, pdMS_TO_TICKS(period)) == pdTRUE) {
|
||||||
|
pm_switch_freq(DEFAULT_CPU_FREQ_MHZ);
|
||||||
|
vSemaphoreDelete(StopSemphr);
|
||||||
|
vTaskDelete(NULL);
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
|
static void pm_switch_task(void *arg)
|
||||||
|
{
|
||||||
|
pm_light_sleep_disable();
|
||||||
|
uint32_t period = 100;
|
||||||
|
StopSemphr = xSemaphoreCreateBinary();
|
||||||
|
while (1) {
|
||||||
|
pm_light_sleep_enable();
|
||||||
|
goto_idle_and_check_stop(period);
|
||||||
|
pm_light_sleep_disable();
|
||||||
|
goto_idle_and_check_stop(period);
|
||||||
|
pm_switch_freq(10);
|
||||||
|
goto_idle_and_check_stop(period);
|
||||||
|
pm_switch_freq(80);
|
||||||
|
goto_idle_and_check_stop(period);
|
||||||
|
pm_switch_freq(40);
|
||||||
|
goto_idle_and_check_stop(period);
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
|
static esp_err_t spi0_psram_test(void)
|
||||||
|
{
|
||||||
|
DoneSemphr = xSemaphoreCreateCounting(1, 0);
|
||||||
|
xTaskCreate(psram_read_write_task, "", 2048, (void *)(1), 3, NULL);
|
||||||
|
if (xSemaphoreTake(DoneSemphr, pdMS_TO_TICKS(1000)) == pdTRUE) {
|
||||||
|
printf(DRAM_STR("----------SPI0 PSRAM Test Success----------\n\n"));
|
||||||
|
} else {
|
||||||
|
printf(DRAM_STR("----------SPI0 PSRAM Test Timeout----------\n\n"));
|
||||||
|
return ESP_FAIL;
|
||||||
|
}
|
||||||
|
|
||||||
|
vSemaphoreDelete(DoneSemphr);
|
||||||
|
/* Wait for test_task to finish up */
|
||||||
|
vTaskDelay(100);
|
||||||
|
return ESP_OK;
|
||||||
|
}
|
||||||
|
|
||||||
|
static esp_err_t spi0_psram_with_dfs_test(void)
|
||||||
|
{
|
||||||
|
printf("----------Access SPI0 PSRAM with DFS Test----------\n");
|
||||||
|
|
||||||
|
uint32_t test_loop = 50;
|
||||||
|
DoneSemphr = xSemaphoreCreateCounting(test_loop, 0);
|
||||||
|
|
||||||
|
xTaskCreatePinnedToCore(pm_switch_task, "", 4096, NULL, 3, NULL, 0);
|
||||||
|
xTaskCreatePinnedToCore(psram_read_write_task, "", 2048, (void *)(test_loop), 3, NULL, 1);
|
||||||
|
|
||||||
|
int cnt = 0;
|
||||||
|
while (cnt < test_loop) {
|
||||||
|
if (xSemaphoreTake(DoneSemphr, pdMS_TO_TICKS(1000)) == pdTRUE) {
|
||||||
|
cnt++;
|
||||||
|
} else {
|
||||||
|
vSemaphoreDelete(DoneSemphr);
|
||||||
|
printf(DRAM_STR("----------SPI0 PSRAM Test Timeout----------\n\n"));
|
||||||
return ESP_FAIL;
|
return ESP_FAIL;
|
||||||
}
|
}
|
||||||
}
|
}
|
||||||
|
xSemaphoreGive(StopSemphr);
|
||||||
free(psram_rd_buf);
|
vSemaphoreDelete(DoneSemphr);
|
||||||
free(psram_wr_buf);
|
/* Wait for test_task to finish up */
|
||||||
printf(DRAM_STR("----------SPI0 PSRAM Test Success----------\n\n"));
|
vTaskDelay(pdMS_TO_TICKS(500));
|
||||||
|
printf(DRAM_STR("----------Access SPI0 PSRAM with DFS Test Success----------\n\n"));
|
||||||
return ESP_OK;
|
return ESP_OK;
|
||||||
}
|
}
|
||||||
#endif
|
#endif
|
||||||
@@ -151,6 +288,7 @@ void app_main(void)
|
|||||||
|
|
||||||
#if CONFIG_SPIRAM
|
#if CONFIG_SPIRAM
|
||||||
ESP_ERROR_CHECK(spi0_psram_test());
|
ESP_ERROR_CHECK(spi0_psram_test());
|
||||||
|
ESP_ERROR_CHECK(spi0_psram_with_dfs_test());
|
||||||
#endif
|
#endif
|
||||||
ESP_ERROR_CHECK(spi1_flash_test());
|
ESP_ERROR_CHECK(spi1_flash_test());
|
||||||
|
|
||||||
|
9
tools/test_apps/system/flash_psram/sdkconfig.defaults
Normal file
9
tools/test_apps/system/flash_psram/sdkconfig.defaults
Normal file
@@ -0,0 +1,9 @@
|
|||||||
|
CONFIG_FREERTOS_HZ=1000
|
||||||
|
CONFIG_ESP_TASK_WDT_EN=n
|
||||||
|
|
||||||
|
# For test access psram with DFS enabled
|
||||||
|
CONFIG_SPIRAM_FETCH_INSTRUCTIONS=y
|
||||||
|
CONFIG_SPIRAM_RODATA=y
|
||||||
|
CONFIG_PM_ENABLE=y
|
||||||
|
CONFIG_FREERTOS_USE_TICKLESS_IDLE=y
|
||||||
|
CONFIG_FREERTOS_IDLE_TIME_BEFORE_SLEEP=5
|
Reference in New Issue
Block a user